TerosHDL: un IDE para FPGA y ASIC
TerosHDL es un IDE open-source multiplataforma para FPGA que busca ofrecer a los desarrolladores de lenguajes de descripción de hardware muchas de las facilidades habituales de los lenguajes de programación software. TerosHDL abarca desde las funcionalidades clásicas de la mayoría de editores de código (como chequeo de sintaxis o una vista de la estructura del código) hasta la generación de documentación automatizada, test sobre múltiples simuladores, etc.
En el taller haremos una demostración de cómo hacer un desarrollo en FPGA con herramientes libres.
Detalles de la propuesta:
- Tipo de propuesta: Taller / Presencial
-
Idioma: Español
- Descripción:
Es fácil identificar muchos entornos de desarrollo para lenguajes populares como C++, Java o Python, que además suelen ser libres o, al menos, cuentan con una versión “community”. Pero el campo de los IDEs FPGA es mucho más limitado. De hecho, TerosHDL surgió a partir de nuestras necesidades. Necesitábamos un entorno de trabajo que fuera personalizable, que se adaptara fácilmente al workflow del equipo de trabajo en vez de lo contrario y, además, que se pudiera integrar con muchas de las herramientas que la comunidad está desarrollando actualmente.
-
Web del proyecto: https://terostechnology.github.io/terosHDLdoc/
-
Público objetivo:
Va dirigida tanto a desarrolladores de HDL (FPGA y ASIC) como a los que se están iniciando en el hardware libre.
Por favor, si tienes interés en este taller apúntate para asegurar tu plaza y facilitarnos la gestión de su realización
(además de registrarte también en el congreso si tienes interés en participar en otras actividades).
- Horario: Sábado 13 de mayo de 18:30 a 19:30 en el Aula 3 de Etopia.
- Formulario de inscripción para el taller: https://eventos.librelabgrx.cc/events/0c4dce51-2cb5-4179-b9b8-78852cc3ed49
- Registro de asistentes al congreso: https://eventos.librelabgrx.cc/events/798b67b2-21d2-4811-8201-7e1e14c69458
Ponente:
-
Nombre: Carlos Alberto Ruiz Naranjo, Ismael Pérez Rojo
-
Bio:
- Carlos Alberto Ruiz: Ingeniero Senior de FPGA en Software Radio Systems Ltd.
- Ismael Pérez: Ingeniero Senior de FPGA en Quside.
Info personal:
- Web personal: https://www.linkedin.com/in/carlos-alberto-ruiz-fpga/ / https://www.linkedin.com/in/ispero/
- GitLab (u otra forja) o portfolio general: https://github.com/qarlosalberto
Condiciones aceptadas
- Acepto seguir el código de conducta (https://eslib.re/conducta) durante mi participación en el congreso